Dongguan Lanbo Electronics Technology Co., Ltd.

Home > Blog

Entwicklung der PCIe-Datenraten

Zu den Neuerungen von PCIE 5.0 slot card edge connector PCIE socket PCIExpress 7.0 gehören die vierstufige Puls-Amplituden-Modulation (PAM4), die leichtgewichtige Forward Error Correction (FEC), die zyklische Redundanzprüfung (CRC) und die Flow Control Units (Flits). Die PCIE 5.0 slot card edge connector PCIE socket PCIExpress 7.0-Technologie ist als skalierbare Interconnect-Lösung für datenintensive Märkte wie AI/ML, Rechenzentren, HPC, Automotive, IoT und Militär/Luftfahrt konzipiert.

Angesichts der aktuellen und zukünftigen Entwicklungen ist die schnelle Iteration großer Sprachmodelle auf die robuste Unterstützung von massiven GPU-Clustern angewiesen. Dieser Maßstab hat die Größenordnung von Tausenden von GPU-Clustern erreicht und ist zu einem Standard in der KI geworden. Die Verbindungen zwischen diesen Clustern basieren in der Regel auf der nativen PCIe-Schnittstelle von GPUs. Das Erreichen von Datenübertragungsgeschwindigkeiten bei PCIe 7.0 und darüber hinaus ist über Dutzende von Metern mit Standard-Kupferkabeln fast unmöglich. Herkömmliche elektrische PCIe-Schnittstellen sind durch die elektrischen Eigenschaften von Kabeln und Platinen begrenzt, wobei Bandbreite und Entfernung eingeschränkt sind. Die Übertragungsdistanz beträgt in der Regel etwa einen Meter, so dass der Einsatz von Retimern oder optischer Übertragung die einzige praktische Lösung ist.

Als die Standards PCIE 5.0 slot card edge connector PCIE socket PCIExpress 7.0 und 6.0 eingeführt wurden, hatten Kupferkabel bereits Probleme. Aus diesem Grund hat die PCI-SIG (die Organisation, die die PCIe-Standards festlegt) am 1. Mai 2024 die neuen Spezifikationen für interne und externe CopprLink-Kabel angekündigt. CopprLink-Kabel haben denselben Formfaktor und können Signale mit 32,0 und 64,0 GT/s übertragen, wobei sie die etablierten, von SNIA gepflegten Industriestandard-Steckerformfaktoren nutzen. Die Übertragungsdistanz von CopprLink bleibt jedoch begrenzt – bis zu 1 Meter innerhalb eines einzelnen Systems und maximal 2 Meter bei Rack-to-Rack-Verbindungen.

Angesichts der Tatsache, dass die Verwendung von Retimern komplex, kostspielig, stromhungrig und durch die Tatsache begrenzt ist, dass jeder Link nur zwei Retimer verwenden kann, werden optische Interconnects ein entscheidender Bestandteil der laufenden Entwicklung der PCIe-Architektur sein.

Dies geht aus den jüngsten Maßnahmen der PCIE 5.0 slot card edge connector PCIE socket PCIExpress 7.0 PCI-SIG hervor. Im August 2023 gründete die PCI-SIG eine optische Arbeitsgruppe, die sich mit optischen Verbindungen befassen soll. Sie plant die Einführung mehrerer optischer Technologien zur Unterstützung von PCIE 5.0 slot card edge connector PCIE socket PCIExpress 7.0 , darunter steckbare optische Transceiver, Onboard-Optik, Co-Packaged-Optik und optische I/O. Ziel ist es, den Betrieb und das Verhalten von PCIe über Glasfaser zu standardisieren. Glasfaserkommunikation bietet das Potenzial für größere Entfernungen und höhere Datenraten bei gleichzeitig deutlich geringerem Stromverbrauch im Vergleich zur zunehmend stromfressenden Kupferdrahtübertragung.

Die Verkabelungsarbeit derPCIE 5.0 slot card edge connector PCIE socket PCIExpress 7.0 PCI-SIG ist in drei verschiedene Arbeitsgruppen unterteilt: die Electrical Working Group (EWG), die Cabling Working Group (CWG) und die Optical Working Group (OWG) (Bildquelle: PCIE 5.0 slot card edge connector PCIE socket PCIExpress 7.0 PCI-SIG)

Zusammenfassend lässt sich sagen, dass die PCIE 5.0 slot card edge connector PCIE socket PCIE 5.0 slot card edge connector PCIE socket PCIExpress 7.0 -SIG eine Doppelstrategie verfolgt: einerseits die Entwicklung von CopprLink-Kabeln für die 128,0 GT/s PCIe 7.0-Architektur, andererseits die aktive Förderung optischer PCIe-Verbindungen. OptischePCIE 5.0 slot card edge connector PCIE socket PCIExpress 7.0  PCIe-Interconnects sind entscheidend für die Skalierung von PCIe-basierten GPU-Clustern über mehrere Racks und Reihen hinweg, für die Steigerung der Leistung von KI-Modellen und für die Verbesserung der GPU-Auslastung. PCIE 5.0 slot card edge connector PCIE socket PCIExpress 7.0 PCI-SIG hofft, dass CopprLink-Kabel und optische Verbindungen sich gegenseitig ergänzen können.

ce43671e0809c93deb6057891f38288